• 阅读<All Digital VCXO Replacement for Gigabit Transceiver Applications>笔记---XAPP589


    阅读<All Digital VCXO Replacement for Gigabit Transceiver Applications>笔记---XAPP589

     

    1.

     

    2.

    外部设备能为transceiver提供高质量的参考时钟,但是基于FPGA逻辑生成的时钟通常有较大噪声。同时,外部时钟太多,也会增大窜扰的几率。

    3.

    此例程介绍了一种高质量的DPLL,基于FPGA逻辑设计的DPLL

    4.

    此设计运用在哪些领域。

    5.

    外部VCXO,一方面是增加了成本,增加了PCB布线的复杂度。

    6.采用外部VCXO(硬件)

    7.7 series FPGA (TX PI)

    8.

     

     

    9.

  • 相关阅读:
    第八章 Libgdx输入处理(7)罗盘
    第六日
    第十日
    第五日
    第七日
    第九日
    第四日
    第三日
    使用EVM进行项目管理时的注意事项
    第八日
  • 原文地址:https://www.cnblogs.com/chensimin1990/p/7649043.html
Copyright © 2020-2023  润新知