• Verilog 常规数据定义


    Verilog HDL中总共有19种数据类型

       4 个最基本的数据类型:integer型、parameter型、reg型和wire型。

         其他的类型有 :large型、medium型、scalared型、 time型、small型、tri型、trio型、tril型、 

                            triand型、trior型、trireg型、vectored型、wand型和wor 型。

     一、数字
    整数
    有二、八、十、十六进制
    <位宽>’<进制><数字>, 这是一种全面的描述方式
    缺省的位宽由具体的机器系统决定,至少是32位
    缺省的进制为十进制
    x表示不定值,z代表高阻值,z还可以用?代替
    4'b10x0 //位宽为4的二进制数从低位数起第二位为不定值
    4'b101z //位宽为4的二进制数从低位数起第一位为高阻值
    12'dz    //位宽为12的十进制数,其值为高阻值
    12'd?    //同上
    8'h4x    //位宽为8的十六进制数,其低4位值为不定值
    要表示负数的话只需在位宽表达式前加一个减号

     可以用在数字之间提高数字的可读性如16'b1010_1011_1111_1010

    参数(parameter)型
    即用parameter来定义一个标识符代表一个常量,称为符号常量,类似于const和define pi一样。

    网络数据类型表示结构实体(例如门)之间的物理连接,不能储存值,而且必须收到驱动器的驱动,如果没有驱动则该变量就是高阻的,值为z,常用的网络 数据类型包括wire和tri型,wire型变量通常是用来表示单个门驱动或连续赋值语句驱动的网络型数据,tri型变量则用来表示多驱动器驱动的网络型 数据
    wire[7:0] b;//定义了一个8位的wire型数据

    reg型
    寄存器是数据存储单元的抽象,缺省初始值为不定值x 

    memory型
    Verilog HDL通过对reg型变量建立数组来对存储器建模,可以描述RAM,ROM和reg文件。
    如reg[7:0] mema[255:0];
    定义了一个名为mema的存储器,有256个8位的寄存器,地址范围从0到255。
    如果想对memory中的 存储单元进行读写操作。必须指定该单元在存储器中的地址。 

    运算符及表达式
    (1)算数运算符(+,-,*,/,%);%为模运算,求余运算符
    (2)赋值运算符(=,<=);
    (3)关 系运算符(>,<,>=,<=);
    (4)逻辑运算符(&&,||,!);逻辑与,逻辑或,逻辑非
    (5) 条件运算符(?:);r=s?t:u;如果s为真,则r=t,否则r=u
    (6)位运算符(~,|,^,&,^~);~取反,|位或,^按 位异或,&按位与,^~按位同或(异或非)
    (7)移位运算符(<<左移,>>右移);a>>n,n 代表移几位,都用0来填补移出的空位
    (8)拼接运算符({});把多个信号的某些位拼接起来
    (9) 其他。
    单目运算缩减运算,如&b,是将b的每一位相与得出一位的结果

    赋值语句和块语句
    信号有两种赋值方式
    1、非阻塞(non_blocking) 赋值方式(如b<=a;)b的值不是立刻改变的,等到块结束后才完成赋值操作
    2、 阻塞(blocking)赋值方式(如b=a;)b的值立刻改变

    顺序块
    语句是顺序执行的
    parameter d="50";
    reg[7:0] r;
    begin
    #d r='h35;
    #d r='hE2;
    #d r='h00;
    #d r='hF7;
    #d ->end_wave;
    end

    用顺序块和延时控制组合来产生一个时序波形

    并行块是语句同时执行的
    在并行块和顺序块中都有一个起始时间和结束时间的概 念。对于顺序块,起始时间就是第一条语句开始被执行的时间,结束时间就是最后一条语句执行结束的时间。而对于并行块来说,起始时间对于块内所有的语句是相 同的,即程序植程控制进入该块的时间,其结束时间是按时间排序在最后的语句执行结束的时间。

    if_else语句
    case_endcase 语句
    (1)case(表达式)<case分支项> endcase
    (2)casez(表 达式)<case分支项> endcase
    (3)casex(表达式)<case分支项> endcase
    Verilog HDL 针对电路的持性提供了case语句的其他两种形式,用来处理caee语句比较过程中的不必考虑的情况(don't care condition)。其中,casez语句用来处理不考虑高阻值z的比较过程,casex语句则将高阻值 z和不定值x都视为不必关心的情况。所谓不必关心的情况,即在表达式进行比较时,不将该位的 状态考虑在内。这样,在case语句表达式进行比较时,就可以灵活地设置以对信号的某些位进行比较。见下面的两个例子。

      循环语句
    有4种类型的循环语句
    (1)forever--连续执行的语句,常用于产生周期性的波形,作为仿真测试信号。
    (2)repeat-- 连续执行一条语句n次
    (3)while--执行一条语句直到某个条件不满足
    (4)for循环语句,和C/C++中的循环语句类似

     结构说明语句
    (1)initial;和always在仿真一开始即开始执行,initial 语句只执行一次
    (2)always;而always语句则不断重复执行
    (3)task; 和function语句可以在程序模块的一处或多处调用
    (4)function;

    always #half_period areg=~areg;//这条语句生成了一个周期为2*half_period的无限延续的信号波形。

     

      

  • 相关阅读:
    yii required 字段去除*号
    shtml用include加载文件,apache开启SSI,及shtml压缩
    门户站点用html或shtml文件格式的原因
    Apache配置shtml
    数据库迁移工具
    SQL SERVER2005 级联删除
    MySql级联删除和更新
    js只允许输入数字和小数点
    表格中的数据为空时,td的边框不显示
    MYSQL: Cannot delete or update a parent row: a foreign key constraint fails
  • 原文地址:https://www.cnblogs.com/yehjiao/p/7018072.html
Copyright © 2020-2023  润新知