- Check entire design:DRC检查整个原理图;
- Check Selection:DRC检查选择的部分电路;
- Use occurrences:选择所有事件进行检查;
- Use instances(preferred):使用当前实体(建议)。所谓实体是指放在绘图页内的元件符号,而事件指的是在绘图页内同一实体出现多次的实体电路。例如,在复杂层次电路图中,某个子方块电路重复使用了3次,就形成了3次事件;不过子方块电路内本身的元件却是实体;
- Check design rules:对当前的设计文件进行DRC检测;
- Delete existing DRC marker:删除DRC检测标志 Report;
- Create DRC markers for warnings:进行DRC检测若发现错误,在错误之处放置警告标志;
- Run Electrical Rules:勾选进行电气规则的检查;
- Run Physical Rules:勾选进行物理规则的检查。
图3-64 电气规则检查参数设置示意图
- Check single node nets:检查设计中的单端网络;
- Check no driving source and pin type…:检查器件属性无源管脚与有源管脚的连接是否正确;
- Check duplicate net name :检查重复的网络名称;
- Check off-page connector connect:检测分页图纸间接口的连接性;
- Check hierarchical port connection:检测阶层端口的连接性;
- Check unconnected bus net:检测没有连接的总线网络;
- Check unconnected pins:检查没有连接的管脚;
- Check SDT compatibility:检测对于SDT文件的兼容性;
- Report all net name:报告所有网络的名称;
- Report off-grid object:报告不在格点上是器件;
- Report hierarchical ports and off-page connection:报告阶层端口和分页图纸间接口的连接;
- Report Misleading Tap Connection:报告易误解的连接。
图3-65 物理规则检查参数设置示意图
- Check power pin visible:检测电源属性的管脚是否显示了管脚名称与编号;
- Check missing/illegal PCB Footprint:检测封装名称是否填写。是否含有非法字符;
- Check Normal convert view system:检测一个部件的正常视图上的pin号是否与转换视图上的pin号不同;
- Check incorrect pin group assignment:检查同一个Pin Group的所有插脚是否有相同的类型;
- Check high speed props syntax:在设计中检查网络高速属性的语法是否正确;
- Check missing pin number:检测缺失管脚编号的管脚;
- Check device with zero pins::检测设计中是否含有零宽度的管脚;
- Check power ground short:检测一个Part内部的电源网络名称是否有两个不同的网络标号名称;
- Check Name Prop consistency:检测层次原理结构中是否含有相同的网络名称;
- Report Visible unconnected power pins:报告所有具有可见电源属性的管脚是否有连接;
- Report unused part packages:报告原理图中未使用的器件part;
- Report invalid Refdes:报告原理图中无效的器件位号;
- Report identical part references:报告原理图相同的位号。