target ... : prerequisites ...
command
prerequisites中如果有一个以上的文件比target文件要新的话,command所定义的命令就会被执行。
这就是Makefile的规则。也就是Makefile中最核心的内容。
一个示例 test.c
#include<stdio.h>
int main()
{
printf("hello world!
");
}
//makefile
exename = test
$(exename) : test.o
cc -o test test.o
test.o : test.c
cc -c test.c
clean:
rm test.o
install:
cp test /usr/bin
uninstall:
rm /usr/bin/test
doo:
./$(exename)
//添加变量后的makefile
exename = test
objfile = test.o
source = test.c
$(exename) : $(objfile)
cc -o $(exename) $(objfile)
$(objfile) :$(source)
cc -c $(source)
clean:
rm $(objfile) $(exename)
install:
cp test /usr/bin
uninstall:
rm /usr/bin/test
doo:
./$(exename)
makefile的变量也就是一个字符串,理解成C语言中的宏可能会更好。
//让make自动推导,只要make看到一个[.o]文件,它就会自动的把[.c]文件加在依赖关系中,如果make找到一个whatever.o,那么whatever.c,就会是whatever.o 的依赖文件。并且 cc -cwhatever.c 也会被推导出来,于是,我们的makefile再也不用写得这么复杂
exename = test
objfile = test.o
source = test.c
$(exename) : $(objfile)
cc -o $(exename) $(objfile)
$(objfile) :$(source)
.PHONY: clean
clean:
rm -rf $(objfile) $(exename)
.PHONY :doo
doo:
./$(exename)这种方法,也就是make的“隐晦规则”。上面文件内容中,“.PHONY”表示,clean是
个伪目标文件。
每个Makefile中都应该写一个清空目标文件(.o和执行文件)的规则,这不仅便于重
编译,也很利于保持文件的清洁。这是一个“修养. 前面说过,.PHONY意思表示clean是一个“伪目标”,。而在rm命令前面加了一个小-rf的意思就是,也许某些文件出现问题,但不要管,继续做后面的事。当然,clean
的规则不要放在文件的开头,不然,这就会变成make的默认目标,相信谁也不愿意这
样。不成文的规矩是——“clean从来都是放在文件的最后”。
在这个makefile中,目标文件(target)包含:执行文件edit和中间目标文件(*.o),
依赖文件(prerequisites)就是冒号后面的那些 .c 文件和 .h文件。每一个 .o 文件都有一
组依赖文件,而这些 .o 文件又是执行文件 test的依赖文件。依赖关系的实质上就是说
明了目标文件是由哪些文件生成的,换言之,目标文件是哪些文件更新的。
在定义好依赖关系后,后续的那一行定义了如何生成目标文件的操作系统命令,一定
要以一个Tab键作为开头。记住,make并不管命令是怎么工作的,他只管执行所定义
的命令。make会比较targets文件和prerequisites文件的修改日期,如果prerequisites文
件的日期要比targets文件的日期要新,或者target不存在的话,那么,make就会执行
后续定义的命令。
这里要说明一点的是,clean不是一个文件,它只不过是一个动作名字,有点像C语言
中的lable一样,其冒号后什么也没有,那么,make就不会自动去找文件的依赖性,
也就不会自动执行其后所定义的命令。要执行其后的命令,就要在make命令后明显得
指出这个lable的名字。这样的方法非常有用,我们可以在一个makefile中定义不用的
编译或是和编译无关的命令,比如程序的打包,程序的备份,等等。
、如果make执行时,有“-I”或“--include-dir”参数,那么make就会在这个参数所指
定的目录下去寻找。
-include <filename>
其表示,无论include过程中出现什么错误,都不要报错继续执行。和其它版本make兼
容的相关命令是sinclude,其作用和这一个是一样的。
五、make的工作方式
GNU的make工作时的执行步骤入下:(想来其它的make也是类似)
1、读入所有的Makefile。
2、读入被include的其它Makefile。
3、初始化文件中的变量。
4、推导隐晦规则,并分析所有规则。
5、为所有的目标文件创建依赖关系链。
6、根据依赖关系,决定哪些目标要重新生成。
7、执行生成命令。
版权声明:本文为博主原创文章,未经博主允许不得转载。