• 各种电平的理解


    TTL电平信号被利用的最多是因为通常数据表示采用二进制规定,+5V等价于逻辑“1”,0V等价于逻辑“0”,这被称做TTL(晶体管-晶体管逻辑电平)信号系统

    “TTL电平”最常用于有关电专业,如:电路、数字电路、微机原理与接口技术、单片机等课程中都有所涉及。在数字电路中只有两种电平(高和低)高电平+5V、低电平0V。同样运用比较广泛的还有CMOS电平、232电平、485电平等。

    与CMOS管

    1. CMOS是场效应管构成,TTL为双极晶体管构成   2.CMOS的逻辑电平范围比较大(3~15V),TTL只能在5V下工作   3.CMOS的高低电平之间相差比较大、抗干扰性强,TTL则相差小,抗干扰能力差   4.CMOS功耗很小,TTL功耗较大(1~5mA/门)   5.CMOS的工作频率较TTL略低,但是高速CMOS速度与TTL差不多相当
    2. (一)、TTL电平标准 
      输出 L: <0.8V ; H:>2.4V。 
      输入 L: <1.2V ; H:>2.0V 
      TTL器件输出低电平要小于0.8V,高电平要大于2.4V。输入,低于1.2V就认为是0,高于2.0就认为是1。于是TTL电平的输入低电平的噪声容限就只有(0.8-0)/2=0.4V,高电平的噪声容限为(5-2.4)/2=1.3V。
    3. (二)、CMOS电平标准 
      输出 L: <0.1*Vcc ; H:>0.9*Vcc。 
      输入 L: <0.3*Vcc ; H:>0.7*Vcc. 
      由于CMOS电源采用12V,则输入低于3.6V为低电平,噪声容限为1.8V,高于3.5V为高电平,噪声容限高为1.8V。比TTL有更高的噪声容限。
    4. (三)、RS232标准 逻辑1的电平为-3~-15V,逻辑0的电平为+3~+15V,注意电平的定义反相了一次。

      TTL与CMOS电平使用起来有什么区别  1.电平的上限和下限定义不一样,CMOS具有更大的抗噪区域。 同是5伏供电的话,ttl一般是1.7V和3.5V的样子,CMOS一般是2.2V,2.9V的样子,不准确,仅供参考。

      2.电流驱动能力不一样,ttl一般提供25毫安的驱动能力,而CMOS一般在10毫安左右。

      3.需要的电流输入大小也不一样,一般ttl需要2.5毫安左右,CMOS几乎不需要电流输入。

    5. 2.     TTL和CMOS的逻辑电平转换

      CMOS电平能驱动TTL电平

      TTL电平不能驱动CMOS电平,需加上拉电阻。

  • 相关阅读:
    2019牛客暑期多校训练营(第三场)D Big Integer
    ZOJ2432 Greatest Common Increasing Subsequence(最长公共上升子序列)
    AGC031 C
    UPC11456 视线(计算几何)
    tmp
    jQuery与Ajax
    JQuery介绍
    Week12(11月25日)
    Week11(11月21日)
    Week11(11月19日):补课
  • 原文地址:https://www.cnblogs.com/haoxing990/p/4619350.html
Copyright © 2020-2023  润新知