• zt如何解决Verilog目前不支持数组型端口定义!


    yxr:现在system verilog已经支持

    http://blog.sina.com.cn/s/blog_60a38c850101nokq.html

    如何解决Verilog目前不支持数组型端口定义!

     (2013-07-23 14:10:03)
    标签: 

    verilog

     

    数据型端口

     

    it

    分类: Logic
    由于Verilog目前不支持数组型端口定义,导致编写FPGA模块时可扩展性下降,google后找到如下方法,可以稍微缓解一些。
     
    `define PACK_ARRAY(PK_WIDTH,PK_LEN,PK_SRC,PK_DEST)    genvar pk_idx; generate for (pk_idx=0; pk_idx<(PK_LEN); pk_idx=pk_idx+1) begin; assign PK_DEST[((PK_WIDTH)*pk_idx+((PK_WIDTH)-1)):((PK_WIDTH)*pk_idx)] = PK_SRC[pk_idx][((PK_WIDTH)-1):0]; end; endgenerate
     
    `define UNPACK_ARRAY(PK_WIDTH,PK_LEN,PK_DEST,PK_SRC)  genvar unpk_idx; generate for (unpk_idx=0; unpk_idx<(PK_LEN); unpk_idx=unpk_idx+1) begin; assign PK_DEST[unpk_idx][((PK_WIDTH)-1):0] = PK_SRC[((PK_WIDTH)*unpk_idx+(PK_WIDTH-1)):((PK_WIDTH)*unpk_idx)]; end; endgenerate
     
     
    module example (
        input  [63:0] pack_4_16_in,
        output [31:0] pack_16_2_out
        );
     
    wire [3:0] in [0:15];
    `UNPACK_ARRAY(4,16,in,pack_4_16_in)
     
    wire [15:0] out [0:1];
    `PACK_ARRAY(16,2,in,pack_16_2_out)
     
     
    // useful code goes here
     
    endmodule // example
     (2013-07-23 14:10:03)
    标签: 

    verilog

     

    数据型端口

     

    it

    分类: Logic
    由于Verilog目前不支持数组型端口定义,导致编写FPGA模块时可扩展性下降,google后找到如下方法,可以稍微缓解一些。
     
    `define PACK_ARRAY(PK_WIDTH,PK_LEN,PK_SRC,PK_DEST)    genvar pk_idx; generate for (pk_idx=0; pk_idx<(PK_LEN); pk_idx=pk_idx+1) begin; assign PK_DEST[((PK_WIDTH)*pk_idx+((PK_WIDTH)-1)):((PK_WIDTH)*pk_idx)] = PK_SRC[pk_idx][((PK_WIDTH)-1):0]; end; endgenerate
     
    `define UNPACK_ARRAY(PK_WIDTH,PK_LEN,PK_DEST,PK_SRC)  genvar unpk_idx; generate for (unpk_idx=0; unpk_idx<(PK_LEN); unpk_idx=unpk_idx+1) begin; assign PK_DEST[unpk_idx][((PK_WIDTH)-1):0] = PK_SRC[((PK_WIDTH)*unpk_idx+(PK_WIDTH-1)):((PK_WIDTH)*unpk_idx)]; end; endgenerate
     
     
    module example (
        input  [63:0] pack_4_16_in,
        output [31:0] pack_16_2_out
        );
     
    wire [3:0] in [0:15];
    `UNPACK_ARRAY(4,16,in,pack_4_16_in)
     
    wire [15:0] out [0:1];
    `PACK_ARRAY(16,2,in,pack_16_2_out)
     
     
    // useful code goes here
     
    endmodule // example
  • 相关阅读:
    tcpdump高级过滤
    Flask简单学习
    nginx+keepalived高可用web负载均衡
    Golang基础(5):Go语言反射规则
    Golang基础(4):Go结构体
    分布式SESSION一致性
    JSON WEB TOKEN (JWT)
    Table布局
    GRID布局
    三种方式实现轮播图功能
  • 原文地址:https://www.cnblogs.com/e-shannon/p/11656470.html
Copyright © 2020-2023  润新知