• Verilog综合是wire和reg如何防止被优化(转载)


    [shared]Verilog综合时wire与reg如何防止被优化(1)
    2009-11-29 14:14

    Abstract
    撰寫Verilog時,雖然每個module都會先用ModelSim或Quartus II自帶的simulator仿真過,但真的將每個module合併時,一些不可預期的『run-time』問題可能才一一浮現,這時得靠SignalTap II來幫忙debug。

    Introduction
    使用環境:Quartus II 8.0 + DE2-70 (Cyclone II EP2C70F896C6N)

    實際使用SignalTap II時,會發現有些reg與wire可以觀察,有些又無法觀察,在(原創) 如何使用SignalTap II觀察reg值? (IC Design) (Quartus II) (SignalTap II) (Verilog)中,我利用將reg接到top module的方式來觀察reg,雖然可行,但老實說並不是很好的方式。當初有網友發表評論,說這是因為reg被Quartus II優化掉不見了,導致無法使用SignalTap II觀察,本文整理出完整的reg與wire觀察方法。

    觀察reg
    如同(原創) 如何使用SignalTap II觀察reg值? (IC Design) (Quartus II) (SignalTap II) (Verilog)的範例,我再重複一次。

    SSignalTapII_register_not_preserve.v / Verilog

    1 /* 
    2 (C) OOMusou 2008 http://oomusou.cnblogs.com
    3 
    4 Filename    : SignalTapII_register_not_preserve.v
    5 Compiler    : Quartus II 8.0
    6 Description : Demo how to preserve register with SingalTap II
    7 Release     : 10/17/2008 1.0
    8 */
    9 
    10 module SignalTapII_register_not_preserve (
    11 input iCLK,
    12 input iRST_N
    13 );
    14 
    15 reg [3:0] cnt;
    16 
    17 always@(posedge iCLK, negedge iRST_N) begin
    18 if (!iRST_N)
    19     cnt <= 4'h0;
    20 else
    21     cnt <= cnt + 4'h1;
    22 end
    23 
    24 endmodule


    這是個很簡單的計數器,我故意讓cnt不做output,而想用SignalTap II去觀察cnt這個reg的值。

    signaltap2_reg0

    cnt都是0,顯然不合理,表示SignalTap II無法capture cnt這個reg的值。為什麼會這樣呢?

    若我們將SignalTap II拿掉,重新用Quartus II編譯,觀察其compilation report,顯示register為0

    signaltap2_reg1

    觀察RTL Viewer的合成結果,真的沒有register!!

    signaltap2_reg2

    這證明了一件事情,Quartus II在合成時,發現cnt並沒有需要output,而自動最佳化不合成cnt,導致SignalTap II無法觀察reg,不過有時為了debug方便,我們就是想觀察這種reg,有辦法讓Quartus II暫時不要啟動最佳化嗎?

    使用Synthesis Attribute避免最佳化

    SignalTapII_register_preserve.v / Verilog

    1 /* 
    2 (C) OOMusou 2008 http://oomusou.cnblogs.com
    3 
    4 Filename    : SignalTapII_register_preserve.v
    5 Compiler    : Quartus II 8.0
    6 Description : Demo how to preserve register in SignalTap II
    7 Release     : 10/17/2008 1.0
    8 */
    9 
    10 module SignalTapII_register_preserve (
    11 input iCLK,
    12 input iRST_N
    13 )
    14 
    15 reg [3:0] cnt /*synthesis noprune*/;
    16 
    17 always@(posedge iCLK, negedge iRST_N) begin
    18 if (!iRST_N)
    19     cnt <= 4'h0;
    20 else
    21     cnt <= cnt + 4'h1;
    22 end
    23 
    24 endmodule


    15行

    reg [3:0] cnt /*synthesis noprune*/;


    多了/*synthesis noprune*/這個synthesis attribute,指示Quartus II不要對cnt做最佳化,保留此register以供SignalTap II觀察注意必須寫在分號前面,不能如下寫在分號後面

    reg [3:0] cnt;/*synthesis noprune*/ //錯!!


    編譯後,SignalTap II就能順利的觀察到cnt的值!!重點是不需改top module的interface,只需對想觀察的reg加上synthesis attribute即可。

    signaltap2_reg3

    Quartus II也支援Verilog 2001的語法

    1 /* 
    2 (C) OOMusou 2008 http://oomusou.cnblogs.com
    3 
    4 Filename    : SignalTapII_register_preserve.v
    5 Compiler    : Quartus II 8.0
    6 Description : Demo how to preserve register in SignalTap II
    7 Release     : 10/17/2008 1.0
    8 */
    9 
    10 module SignalTapII_register_preserve (
    11 input iCLK,
    12 input iRST_N
    13 );
    14 
    15 // Verilog 2001
    16 //(*noprune*) reg [3:0] cnt;
    17 
    18 always@(posedge iCLK, negedge iRST_N) begin
    19 if (!iRST_N)
    20     cnt <= 4'h0;
    21 else
    22     cnt <= cnt + 4'h1;
    23 end
    24 
    25 endmodule


    16行

    (*noprune*reg [3:0] cnt;


    這是Verilog 2001的語法,Quartus II 8.0也能看得懂。

    若希望整個module的reg都不被最佳化,可將synthesis attribute放在module。

    1 /* 
    2 (C) OOMusou 2008 http://oomusou.cnblogs.com
    3 
    4 Filename    : SignalTapII_register_preserve.v
    5 Compiler    : Quartus II 8.0
    6 Description : Demo how to preserve register in SignalTap II
    7 Release     : 10/17/2008 1.0
    8 */
    9 
    10 module SignalTapII_register_preserve (
    11 input iCLK,
    12 input iRST_N
    13 /*synthesis noprune*/;
    14 
    15 reg [3:0] cnt;
    16 
    17 always@(posedge iCLK, negedge iRST_N) begin
    18 if (!iRST_N)
    19     cnt <= 4'h0;
    20 else
    21     cnt <= cnt + 4'h1;
    22 end
    23 
    24 endmodule


    13行

    module SignalTapII_register_preserve (
    input iCLK,
    input iRST_N
    //);
    /*synthesis noprune*/;


    將/*synthesis noprune*/放在module,這樣整個module的reg將不被最佳化,不用再一一指定。

    另外一個與reg相關的Synthesis Attribute:/*synthesis preserve*/
    跟reg相關的attribute,除了/*synthesis noprune*/可用,還有一個/*synthesis preserve*/可用,兩者的差異在於:

    /*synthesis noprune*/ 避免Quartus II優化掉沒output的reg。

    /*synthesis preserve*/ 避免Quartus II將reg優化為常數,或者合併重複的reg。

    也可以使用Verilog 2001的寫法

    //(*preserve*) reg [3:0] cnt;


    或者整個module的寫法

    module SignalTapII_register_preserve (
    input iCLK,
    input iRST_N
    /*synthesis preserve*/;
  • 相关阅读:
    Codeforces 295 (Div.1)
    Codeforces 614
    Java面试题
    Eclipse创建JSP、HTML、CSS文件默认字符集设置成UTF-8
    Eclipse中配置Tomcat容器
    设置Eclipse中的字符集为UTF-8
    Windows中配置maven环境变量
    Windows中配置MySQL环境变量
    Nacicat for Oracle 绿色版 亲测可用
    MySQL安装版安装过程
  • 原文地址:https://www.cnblogs.com/daqiang/p/2535270.html
Copyright © 2020-2023  润新知