• 小小的学习FPGA建议



    学习FPGA,一点小小的 建议或者总结分享。

    语法层面搞懂阻塞和非阻塞语句,以及Verilog语言的时序描述方法,把自己想象成编译器,尝试去编译自己写的Module,不断总结自己设计的逻辑会综合出怎么样的电路。

    搞明白同步和异步,最后,一定要熟练地掌握状态机的设计。这是最初级也是最基本的要求。

    有人说语法太简单了,这是非常片面的说法,或者非常浅显的说法,虽然verilog类似C语言,但本质上区别很大。Verilog语言并不简单,尤其Module之间时序不能同步,本该同相的信号输出有相位差的时候,简直是非常糟糕麻烦的事情。

    掌握自顶向下设计,复杂时序,同步和异步时序都有的应用。

    掌握IP核的应用,会配置IP核之后会发现新世界的大门正在被打开,这个时候FPGA真正的优势才体现出来了。

    能够了解掌握SOC,以上四个阶段都是在硬件底层,SOC是应用层的东西。

    总之,FPGA是不该被低估的东西,它可以干市面上所有MCU和大部分CPU干的事,有些甚至比专用芯片还干的好。当然了,唯一缺点就是功耗稍高。


    版权所有权归卿萃科技 杭州FPGA事业部,转载请注明出处

    作者:杭州卿萃科技ALIFPGA

    原文地址:杭州卿萃科技FPGA极客空间 微信公众号


    扫描二维码关注杭州卿萃科技FPGA极客空间


  • 相关阅读:
    jmeter如何操作数据库
    jmeter压力测试
    cmd中用ping命令时,提示ping命令不是外部或内部命令问题
    scrapy post Request payload类型值
    scrapy-deltafetch实现增量爬取
    django虚拟环境搭建笔记
    python Image模块基本语法
    登录北京住房公积金,使用已注册过账号
    登录北京社保网站
    python通过pop3方式登录邮箱(qq,新浪,网易)
  • 原文地址:https://www.cnblogs.com/alifpga/p/9152494.html
Copyright © 2020-2023  润新知